低功率SoC之設計與高良率實務課程

Event blank 800x600

活動資訊Information

主辦單位 工研院產業學院
活動時間 2006年6月08日(四) 上午 08:00 ~ 2006年6月29日(四) 上午 08:00
費用資訊 6000
活動屬性 其他類別
活動地點 N/A / 交通大學電資大樓301室 (新竹市大學路1001號)
活動網址 http://college.itri.org.tw/SeminarView.aspx?no=23060110&m...

詳細介紹Intro

  • 活動對象:元件、製程、整合、產品工程師
  • 聯絡人 Fax:03-5820303

★課程簡介

在日益微縮的奈米製程中,SoC的漏電與功耗問題一直是晶片設計人員的一大挑戰。本課程將融合學術研究與業界實務來介紹低功率SoC的設計技術,探討低功耗SoC在奈米領域,高良率及可製造性上的設計挑戰與技術,進而探討進階的低功率電路設計技術與良率及可製造性的考量。並搭配多種設計與量產實例,培養學員低功率SoC之實現技巧。

★招生對象:元件、製程、整合、產品工程師

★課程目標

1.學習低功率SoC進階的積體電路設計技術

2.瞭解低功率SoC的設計與高良率及可製造性的考量

3.學習選用適當的低功率技術並提高IC量產良率

4.探討低功率SoC相關量產實例

★課程內容

1.Power dissipations in SoC and nano-technologies

2.Dynamic power reductions

3.Leakage power reductions

4.Low-power silicon-IP and advanced low-voltage circuit designs (memory, analog and power circuits)

5.Design for yield (DFY) and design for manufacturing (DFM) of low-power SoC

6.實例分析研討

★講師─張孟凡 處長

【現任】積丞科技 矽智產處 處長

【學經歷】交通大學電子所博士、台積電 主任工程師、美 Mentor Graphics工程師

【專長】Low-power circuit design、 Embedded memory design、Design for yield

★課程時間─6月8日~29日18:30~21:30,共12小時

★地點:交通大學電資大樓301室 (新竹市大學路1001號)

★課程定價:6,000元/人

優惠方式:5月30日以前報名,享優惠價5,400元/人

【通訊晶片系列課程】

6月9日 ─ MPEG標準系統設計之演算法訓練班

6月13日~8月15日 ─ VLSI製程與製程模擬實作訓練班

6月14日~8月16日 ─ 奈米積體電路實體設計課程

★報名事宜

 聯絡人:沈小姐(03-5912420

 客服專線:03-591-9333

 傳真號碼:03-5820303

 E-mail : [email protected]

 

★繳費方式

信用卡(線上報名)、ATM轉帳、郵局劃撥、銀行現場櫃檯匯款、即期支票或郵政匯票

註:詳細付款方式說明見http://college.itri.org.tw/OnlineView.aspx?ccid=1

活動聯絡方式Cantact

聯絡人 沈小姐
電話 03-5912420
E-mail [email protected]